GS8644Z18E-250IV

GSI Technology
464-GS8644Z18E-250IV
GS8644Z18E-250IV

Fabricante:

Descripción:
Tamaño de memoria RAM (SRAM) 1.8/2.5V 4M x 18 72M

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

Disponibilidad

Existencias:
No en existencias
Plazo de entrega de fábrica:
Mínimo: 15   Múltiples: 15
Precio unitario:
S/ -.--
Precio ext.:
S/ -.--
Est. Tarifa:

Precio (PEN)

Cantidad Precio unitario
Precio ext.
S/ 907.56 S/ 13,613.40
S/ 850.07 S/ 25,502.10

Atributo del producto Valor de atributo Seleccionar atributo
GSI Technology
Categoría de producto: Tamaño de memoria RAM (SRAM)
RoHS:  
SMD/SMT
GS8644Z18E
Tiempo de acceso: 6.5 ns
Marca: GSI Technology
País de ensamblaje: Not Available
País de difusión: Not Available
País de origen: Not Available
Tipo de interfaz: Parallel
Frecuencia de reloj máxima: 250 MHz
Temperatura de trabajo máxima: + 85 C
Tamaño de memoria: 72 Mbit
Tipo de memoria: SDR
Temperatura de trabajo mínima: - 40 C
Sensibles a la humedad: Yes
Organización: 4 M x 18
Paquete / Cubierta: BGA-165
Empaquetado: Tray
Tipo de producto: SRAM
Cantidad de empaque de fábrica: 15
Subcategoría: Memory & Data Storage
Corriente de suministro - Máx.: 275 mA, 395 mA
Voltaje de alimentación - Máx.: 2.7 V
Voltaje de alimentación - Mín.: 1.7 V
Nombre comercial: NBT SRAM
Tipo: NBT
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542319090
CAHTS:
8542320041
USHTS:
8542320041
JPHTS:
854232029
KRHTS:
8542321020
TARIC:
8542324500
MXHTS:
8542320201
ECCN:
3A991.b.2.b

NBT SRAMs

GSI Technology NBT SRAMs are 144Mbit and 288Mbit Synchronous Static SRAMs that utilize all available bus bandwidth. The SRAMs achieve this by eliminating the need to insert deselect cycles when the device is switched from read to write cycles. The devices' simplified interface is designed to use a data bus's maximum bandwidth. Because it is a synchronous device, address, data inputs, and read/write control inputs are captured on the rising edge of the input clock.